日韩毛片在线视频-日韩毛片在线影视-日韩美aaa特级毛片-日韩美a一级毛片-久久夜夜操妹子-久久夜夜肉肉热热日日

產品推薦:水表|流量計|壓力變送器|熱電偶|液位計|冷熱沖擊試驗箱|水質分析|光譜儀|試驗機|試驗箱


儀表網>技術中心>故障維護>正文

歡迎聯系我

有什么可以幫您? 在線咨詢

可編程邏輯技術在數字信號處理系統中的應用

   2012年04月17日 16:46  
  1、引言
  
  隨著半導體技術的發展,可編程邏輯器件在結構、工藝、集成度、功能、速度和靈活性等方面有了很大的改進和提高,從而為率、高質量、靈活地設計數字系統提供了可靠性。CPLD或FPGA技術的出現,為DSP系統的設計又提供了一種嶄新的方法。利用CPLD或FPGA設計的DSP系統具有良好的靈活性和*的實時性。同時,其價格又可以被大眾接受。由于乘法器在數字信號處理系統中具有廣泛的應用,所以本文以乘法器的處理系統中具有廣泛的應用,所以本文以乘法器的設計為例,來說明采用可編程邏輯器件設計數字系統的方法。如果想使系統具有較快的工作速度,可以采用組合邏輯電路構成的乘法器,但是,這樣的乘法器需占用大量的硬件資源,因而很難實現寬位乘法器功能。本文這種用于序邏輯電路構成的乘法器,既節省了芯片資源,又能滿足工作速度及原理的要求,因而具有一定的實用價值。
  
  2、系統構成
  
  該乘法器通過逐項移位相加來實現乘法功能。它從被乘數的zui低開始,若為1,則乘數左移后再與上一次的和相加;若為0,左移后與0相加,直到移到被乘數的zui高位。圖1是該乘法器的系統組成框圖。該控制模塊的STAR輸入有兩個功能:*個功能是將16位移位寄存器清零和被乘數A[7…0]向8位移位寄存器加載;第二個功能為輸入乘法使能信號。乘法時鐘信號從CLK輸入,當被乘數加載于8位移位寄存器后,它由低位到高位逐位移出,當QB=1時,選通模塊打開,8位乘數B[8…0]被送入加法器,并與上一次鎖存在16位鎖存器中的高8位相加,其和在下一個時鐘上升沿被鎖存到鎖存器內;當QB=0時,選通模塊輸出為全0。如此循環8個時鐘脈沖后,由控制模塊控制的乘法運算過程自動中止。該乘法器的核心元件是8位加法器,其運算速度取決于時鐘頻率。
  
  3、加法器的實現
  
  加法器的設計需要考慮資源利用率和進位速度這兩個相互矛盾的問題,通常取兩個問題的折衷。多位加法器的構成有并行進位和串行進位兩方式,前者運算速度快,但需占用較多的硬件資源,而且隨著位數的增加,相同位數的并行加法器和串行加法器的硬件資源占用差距快速增大。實踐證明,4位二進制并行加法器和串行加法器占用的資源幾乎相同,因此,由4位二進制并行加法器級聯來構成多位加法器是較好的折衷選擇。以下為由兩個4位二進制并行加法器級聯構成8位二進制加法器的VHDL程序:
  
  LIBRARYIEEE;
  
  USEIEEE.STD_LOGIC_1164.ALL;
  
  USEIEEE.STD_LOGIC_UNSIGNED.ALL;
  
  ENTITYADDER8BIS
  
  PORT(CIN:INSTD_LOGIC;
  
  A:INSTD_LOGIC_VECTOR(7DOWNTO0);
  
  B:INSTD_LOGIC_VECTOR(7DOWNTO0);
  
  S:OUTSTD_LOGIC_VECTOR(7DOWNTO0);
  
  OUT:OUTSTD_LOGIC);
  
  ENDADDER8B;
  
  ARCHITECTUREstrucOFADDER8BIS
  
  COMPONENTADDER4B
  
  PORT(CIN4:INSTD_LOGIC;
  
  A4:INSTD_LOGIC_VECTOR(3DOWNTO0);
  
  B4:INSTD_LOGIC_VECTOR(3DOWNTO0);
  
  S4:OUTST_D_LOGIC_VECTOR(3DOWN-TO0);
  
  COUT4:OUTSTD_LOGIC);
  
  ENDCOMPONENT;
  
  SIGNALCARRY_OUT:STD_LOGIC;
  
  BEGIN
  
  U1:ADDER4B
  
  PORTMAP(CIN4=>CIN,A4=>A(3DOWNTO0),B4=>B(3DOWNTO0),S4=>S(3DOWNTO0),COUT4=>CARRY_OUT);
  
  U2:ADDER4B
  
  PORTMAP(CIN4=>CARRY_OUT,A4=>A(7DOWNTO4),B4=>B(7DOWNTO4),S4=>S(7DOWNTO4),COUT4=>COUT);
  
  ENDstruc;
  
  在上面的VHDL描述中,ADDER4B是一個4位二進制加法器,其VHDL描述是:
  
  LIBRARYIEEE;
  
  USEIEEE.STD_LOGIC_1164.ALL;
  
  USEIEEE.STD_LOGIC_UNSIGNED.ALL;
  
  ENTITYADDER4BIS
  
  PORT(CIN4:INSTD_LOGIC;
  
  A4:INSTD_LOGIC_VECTOR(3DOWNTO0);
  
  B4:INSTD_LOGIC_VECTOR(3DOWNTO0);
  
  S4:OUTSTD_LOGIC_VECTOR(3DOWNTO0);
  
  COUT4:OUTSTD_LOGIC;
  
  EANDADDER4B;
  
  ARCHITEC_TUREbehavOFADDER4BIS
  
  SIGNALSINT:STD_LOGIC_VECTOR(4DOWNTO0);
  
  SIGNALAA,BB:STD_LOGIC_VECTOR(4DOWNTO0);
  
  BEGIN
  
  AA<=‘0’&A4;
  
  BB<=‘0’&B4;
  
  SINT<=AA+BB+CIN4;
  
  S4<=SINT(3DOWNTO0);
  
  COUT4<=SINT(4);
  
  ENDbehav;
  
  4、結束語
  
  本文采用基于EDA技術的自上而下的系統設計方法,其設計流程如圖2所示。該乘法器的zui大優點是節省芯片資源,其運算速度取決于輸入的時鐘頻率。如若時鐘頻率為100MHz,則每個運算周期僅需80ns,因而具有一定的實用價值。

免責聲明

  • 凡本網注明“來源:儀表網”的所有作品,均為浙江興旺寶明通網絡有限公司-儀表網合法擁有版權或有權使用的作品,未經本網授權不得轉載、摘編或利用其它方式使用上述作品。已經本網授權使用作品的,應在授權范圍內使用,并注明“來源:儀表網”。違反上述聲明者,本網將追究其相關法律責任。
  • 本網轉載并注明自其它來源(非儀表網)的作品,目的在于傳遞更多信息,并不代表本網贊同其觀點或和對其真實性負責,不承擔此類作品侵權行為的直接責任及連帶責任。其他媒體、網站或個人從本網轉載時,必須保留本網注明的作品第一來源,并自負版權等法律責任。
  • 如涉及作品內容、版權等問題,請在作品發表之日起一周內與本網聯系,否則視為放棄相關權利。
聯系我們

客服熱線: 15267989561

加盟熱線: 15267989561

媒體合作: 0571-87759945

投訴熱線: 0571-87759942

關注我們
  • 下載儀表站APP

  • Ybzhan手機版

  • Ybzhan公眾號

  • Ybzhan小程序

企業未開通此功能
詳詢客服 : 0571-87759942
主站蜘蛛池模板: 久久精品国产一区 | 在线毛片免费 | 自拍 亚洲 欧美 另类 动漫 | 男女上下爽无遮挡午夜免费视频 | 顶级毛片在线手机免费看 | 中国一级特黄特色真人毛片 | 黄 色 三 级 网站 | 国模在线视频一区二区三区 | 成人免费午间影院在线观看 | 韩日毛片| 欧美一级特黄乱妇高清视频 | 成年看片免费高清观看 | 秋霞国产在线 | 色多多污网站 | 日韩欧美一区二区三区不卡在线 | 欧美日韩亚洲m码色帝国 | 久久厕所精品国产精品亚洲 | 亚洲欧美日韩视频一区 | 国产资源无限好片 | 国产成人精品免费视频 | 亚洲一区精品在线 | 草草视频在线观看最新 | 精品视频一区二区三区在线观看 | 欧美在线看欧美视频免费网站 | 日本动漫的18涩涩视频 | 中文字幕欧美亚洲 | 国内精品免费一区二区观看 | 人人艹人人 | 一色屋成人免费精品网 | 天天弄天天操 | 成人午夜动漫在线观看 | 日韩女同一区二区三区 | 欧美日韩午夜视频 | 免费观看欧美性一级 | 色狠狠狠色噜噜噜综合网 | 三级在线免费 | 第四色播日韩第一页 | 久久天天躁狠狠躁夜夜爽 | 欧美激情一区二区三区在线 | 日韩精品视频免费在线观看 | 欧美成人家庭影院 |